Xilinx FPGA

加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论
  • SCI 期刊验证!苏黎世大学使用 ALINX FPGA 开发板实现分子动力学模拟新方案
    近日,苏黎世大学(University of Zurich)教授 Prof.Dr.Peter Hamm 在?SCI 期刊?The Journal of Chemical Physics?上发表论文《Toward an FPGA-based dedicated computer for molecular dynamics simulations》,详细介绍了一项利用?ALINX AX7201开发板
  • Xilinx FPGA中COE文件格式详解
    本文介绍了Xilinx FPGA中的COE文件格式及其用途,详细讲解了文件的基本结构和语法,包括文件头信息和数据部分。重点强调了进制一致性、数据宽度、数据数量和分隔符的重要性,并提供了实例演示如何编写COE文件。最后提醒读者注意文件路径命名规则,并鼓励使用脚本来生成COE文件以提高效率。 关键词:Xilinx FPGA, COE文件, 初始化块存储器, DSP48, 数据格式
    Xilinx FPGA中COE文件格式详解
  • Xilinx FPGA中为什么有了BRAM还需要SliceM
    本文探讨了Xilinx FPGA中BRAM和SliceM的区别与互补关系。BRAM是大容量、高性能的专用存储器块,适用于大规模数据存储;而SliceM是可配置逻辑块的基本单元,具有低延迟、多端口访问和灵活位宽的特点,适合小容量存储和高效逻辑实现。两者在容量、粒度、访问性能、灵活性等方面各有优势,应根据具体需求选择合适的设计资源。
    Xilinx FPGA中为什么有了BRAM还需要SliceM
  • vivado进行仿真时,GSR信号的理解和影响
    本文介绍了在使用Vivado进行Xilinx FPGA仿真时遇到的GSR信号问题及其解决方法。GSR信号在仿真启动时被默认添加,通常表现为从1变为0的虚线。虽然它对大多数设计没有直接影响,但在某些情况下,如异步复位的寄存器仿真中,可能会导致输出异常。通过对仿真库文件的深入分析,发现GSR信号控制着寄存器的行为。为了防止此类问题,建议在仿真时复位时间大于100ns,确保信号有效位置在GSR释放后。此外,GSR信号作为FPGA内部的全局复位信号,对于理解设计的初始化和复位行为至关重要。
    vivado进行仿真时,GSR信号的理解和影响
  • Xilinx的A7 FPGA板卡上电启动后,从flash读取配置信息的时间太长····(一)
    本篇简单介绍Xilinx的A7 FPGA板卡上电启动后,从flash读取配置信息的时间太长····(一)在测试新的FPGA板卡时,固化了设计,重新上电启动后,FPGA大概经过五秒的时间才正常运行。
    Xilinx的A7 FPGA板卡上电启动后,从flash读取配置信息的时间太长····(一)