名称:基于FPGA的OV7670摄像头SOBLE图像边沿检测算法CX401开发板兼容AX301的设计Verilog代码Quartus? CX401开发板 (1)
软件:Quartus
语言:Verilog
代码功能:
OV7670摄像头SOBLE图像边沿检测算法CX401开发板兼容AX301。
1、通过摄像头OV7670采集图像,通过FPGA进行SOBLE边沿检测算法,最后通过VGA进行显示。
2、本代码已在CX401开发板验证,兼容黑金AX301板子。
FPGA代码Verilog/VHDL代码资源下载:www.hdlcode.com
本代码已在CX401开发板 (1)?验证,CX401开发板 (1)?如下,其他开发板可以修改管脚适配:
演示视频:
设计文档:
1、工程文件
2、程序文件
3、程序编译
4、RTL图
5、管脚分配
上板演示
演示视频:
https://www.bilibili.com/video/BV1gh98YkETi/?vd_source=de2ec303d06962114fc8c2919abbcbad
部分代码展示:
/*------------------------------------------------------------------------- This?confidential?and?proprietary?software?may?be?only?used?as?authorized by?a?licensing?agreement?from?CrazyBingo. (C)?COPYRIGHT?2012?CrazyBingo.?ALL?RIGHTS?RESERVED Filename:data_readstream.v Author:CrazyBingo Data:2012-3-13 Version:1.0 Description:led?test?for?sram2fifo?design. Modification?History: DataByVersionChange?Description =========================================================================== 12/03/13CrazyBingo1.0Original --------------------------------------------------------------------------*/ `timescale?1ns/1ns module?data_readstream ( inputclk, inputrst_n, inputclk_bps, inputread_valid, outputregtxd_en, outputregsys_rd );
阅读全文